文章分类 - ARM
摘要:ss 同步段 PS 传播段 PBS1 相位缓冲段1 PBS2 相位缓冲段2 SJW 再同步跳跃宽度 BRP 时钟分频 Tq 时间份额 瑞萨芯片在MCAL配置的时候不允许设置BRP(时钟分频),询问FAE之后知道是自动计算出来的,计算公式如下: CAN总线时钟 = 时钟源(clkc、clk_xinca
阅读全文
摘要:使用GHS软件创建 默认背景是已经有完整可编译的工程,只是需要将其中一部分打包成.a库 1.新建library工程 会出现默认的两个子工程,通过右键查看其default.gpj可知。我根据需要保留了library的工程 2.添加自己的source文件,此处我还将默认的ld文件修改程了自己的 3.到此
阅读全文
摘要:一图流::: ram:随机存取存储器(Random Access Memory),因为其可以用来存储,并且读写速度很快,但掉电易失,常被用来做“运行内存”,存储的内容包括数据和程序: 如果设备存储使用的是nand flash,flash本身不支持片上执行程序,需要将程序拷贝到ram中执行,反之如果用
阅读全文
摘要:###IIC### 多主机总线,主机产生时钟信号 平常SDA、SCL都是高 a 由于SDA、SCL为漏极开路结构,借助于外部的上拉电阻实现了信号的“线与”逻辑 b 引脚在输出信号的同时还将引脚上的电平进行检测,检测是否与刚才输出一致。为 “时钟同步”和“总线仲裁”提供硬件基础 总线上任意器件输出低都
阅读全文
摘要:HC-06连接过一次断开后,若想再次连接,要不就取消配对重输密码,要不就模块断连再断电。
阅读全文
摘要:##架构 ###计算机体系结构 参考3-计算机体系结构 体系结构领域圣经(Computer Architecture - A Quantitative Approach 5E)的一些关于Architecture的解释: “Several years ago, the term computer ar
阅读全文

浙公网安备 33010602011771号