12 2010 档案

摘要:摘自:http://hi.baidu.com/yuquan0916/blog/item/58367b836d2c7427c75cc337.htmlpcb 电路抗干扰在电子系统设计中,为了少走弯路和节省时间,应充分考虑并满足抗干扰性 的要求,避免在设计完成后再去进行抗干扰的补救措施。形成干扰的基本要素有三个:(1)干扰源,指产生干扰的元件、设备或信号,用数学语言描述如下:du/dt, di/dt 大的地方就是干扰源。如:雷电、继电器、可控硅、电机、高频时钟等都可 能成为干扰源。(2)传播路径,指干扰从干扰源传播到敏感器件的通路或媒介。典型的干扰传 播路径是通过导线的传导和空间的辐射。(3)敏感器 阅读全文
posted @ 2010-12-31 09:28 6星 阅读(1909) 评论(0) 推荐(0)
摘要:摘自:http://yangzhen2855.blog.163.com/blog/static/19846152200921203035578/一般情况,三只脚的那一边中间脚是输出触点的公共端子,另外两个引脚是线圈,即接驱动端另外2个脚那边分别是常开和常闭触点。如下图:A、B 脚接驱动电路端要控制的电路接1脚和2脚或3脚 (3脚常闭,2脚常开)下图没接左边6V驱动时 弹簧片闭到3脚,接上6V驱动后 被吸到2脚,1、2脚导通马达就转动起来 阅读全文
posted @ 2010-12-15 16:34 6星 阅读(53481) 评论(0) 推荐(0)
摘要:摘自:avr虚拟仪器关于外部中断的一些问题,上拉电阻,抗干扰等 曾经做过一个用光电对管测试码盘的转速的项目,里面用到外部中断。光电对管产生脉冲 基本操作是,一个全局变量,外部中断的时候加一,定时器定时一秒取这个数。 结果我发现,用手碰一下中断脚就会中断上百次。 后来我在中断脚前面加了一个反相器74ls14,同时加上一个电容,才解决问题,这里74ls14起到个延时作用,如果达不到足够74ls14输出的时间就是干扰。 尝试了多次,电容小了,抗干扰能力不行,电容大了,信号不准确。 使用外部中断的时候注意,对应引脚一定要设置为输入 DDR 设置为0,如果要使能内部上拉电阻,PORT设为1。 一点经验, 阅读全文
posted @ 2010-12-10 13:58 6星 阅读(3109) 评论(0) 推荐(0)