06 2018 档案

摘要:在FPGA设计中,用户逻辑功能最终在芯片的实体资源上实现,所以逻辑写法不同最终影响两点: 1) 路径延迟; 2) 资源占用; 下面的例子对比非常明显,异步reset与同步reset。 (一) 同步复位 在always block中的所有输入信号都是同步的,A-E & RESET。因为优先级R>S>D 阅读全文
posted @ 2018-06-25 17:10 KevinChase 阅读(1796) 评论(0) 推荐(0)
摘要:基础内部包括: 可配置逻辑模块CLB(Configurable Logic Block) 输入输出模块IOB(Input Output Block) 内部连线(Interconnect) FPGA芯片主要由7部分完成:可编程输入输出单元、基本可编程逻辑单元、丰富的布线资源、完整的时钟管理、嵌入块式R 阅读全文
posted @ 2018-06-11 09:32 KevinChase 阅读(266) 评论(0) 推荐(0)
摘要:下面是四选一多路选择器。有两类input信号,输入信号 in[3:0] ,选择信号 s[1:0]。 s选定后,in更新,out跟着更新,所以in必须写入敏感列表。 阅读全文
posted @ 2018-06-07 09:47 KevinChase 阅读(1224) 评论(0) 推荐(0)