11 2020 档案

摘要:本文讲述下8K,4K,2K等视频的时序,并附上一部分时序图。 视频分辨率刷新率H_FPH_SYNCH_BPH_ACITVEH_TOTALH_POLV_BPV_SYNCV_FPV_ACTIVEV_TOTALV_POL720*48060HZ16626072... 阅读全文
posted @ 2020-11-21 13:02 hhh-fpga 阅读(6610) 评论(1) 推荐(0)
摘要:本文主要讲述dp协议中的sst协议: 一、组包整体结构图: localparam BS = 8'hBC; // K28.5 localparam SR = 8'h1C; // K28.0 localparam BE = 8'hFB; ... 阅读全文
posted @ 2020-11-20 19:29 hhh-fpga 阅读(2142) 评论(0) 推荐(0)
摘要:8B10B编码表,8B10B编码表格,8B10B查表内容 8B10B解析请看:https://blog.csdn.net/weixin_36590806/article/details/109518493 特殊字符编码 特殊字符名称 RD-取值 ... 阅读全文
posted @ 2020-11-19 19:18 hhh-fpga 阅读(12403) 评论(0) 推荐(0)
摘要:在支持FRL模式下,source和Sink首次建立链接时需要进行link traning 和更新FRL rate 也需要进行Link traning。 traning流程: 首次Training会依次经历4个 link training state ... 阅读全文
posted @ 2020-11-17 19:19 hhh-fpga 阅读(1080) 评论(0) 推荐(0)
摘要:linux环境:centos6.8系统 Questasim 10.7安装包 安装步骤: 1、安装Questasim 10.7,这个和windows下是一样的。 2、将crack文件夹中的patch_2020 和 sfk 两个文件,复制到安装目录的quest... 阅读全文
posted @ 2020-11-14 16:20 hhh-fpga 阅读(2304) 评论(7) 推荐(0)
摘要:本文继上文继续讲述linux虚拟机下的软件安装。 安装软件准备: 1、scl_2016.12 2、scl_keygen ##l 3、SynopsysInstaller_v3.5 4、vcs-mx_vL-2016.06 5、verdi_vL-2016.06-... 阅读全文
posted @ 2020-11-14 16:14 hhh-fpga 阅读(1810) 评论(0) 推荐(0)
摘要:由于quartus 19.4不支持直接在工程中启动modelsim一起联合仿真,所以需要自己写tb文件。 对于一个新安装的quartus 19.4。 首先需要做的第一步: 点击“Launch Simlulation Library Compiler”生成altera的库文件。 进入下图所示: 1、选 阅读全文
posted @ 2020-11-14 14:04 hhh-fpga 阅读(604) 评论(0) 推荐(0)
摘要:本文继上文继续讲述linux虚拟机下的软件安装。 关于软件的破解可以访问:https://blog.csdn.net/weixin_36590806/article/details/109687975 安装软件准备: 1、scl_2016.12 2、scl_k... 阅读全文
posted @ 2020-11-14 10:56 hhh-fpga 阅读(1489) 评论(0) 推荐(0)
摘要:继上一篇安装好centos6.8系统后,安装共享文件夹: 1、打开虚拟机,进入桌面 2、在虚拟机界面中打开Linux系统,然后在虚拟机选项卡中选择安装VMware Tool 3、在安装完VMware Tool之后,Linux中会自动弹出VMware Tool... 阅读全文
posted @ 2020-11-14 10:09 hhh-fpga 阅读(718) 评论(0) 推荐(0)
摘要:准备材料: 一个VMware的虚拟机, 一个centos 3.8 的linux系统。 1、安装好Vmware虚拟机,这一步就不介绍了,毕竟最简单。 2、打开虚拟机,选择创建新的虚拟机 3、在向导页面中选择高级自定义,然后点击下一步 4、在选择虚拟机硬件... 阅读全文
posted @ 2020-11-13 19:11 hhh-fpga 阅读(194) 评论(0) 推荐(0)
摘要:使用软件:quaruts 18.1 在qsys端制作ipcore,可供qsys调用。 1、打开qsys的界面,点击“New Component…”进入制作ipcore的界面 2、“component Type”界面 “name”和“display name... 阅读全文
posted @ 2020-11-13 18:38 hhh-fpga 阅读(178) 评论(0) 推荐(0)
摘要:本文主要讲述在quartus平台上,探针的使用 (1)选择探针IP核,设置探针信号名,点击next 2)IP核设置界面,默认设置即可,点击next 3)勾上probe_inst.v,点击finish 4)顶层例化生成的探针模块,生成逻辑版本 5)逻辑版... 阅读全文
posted @ 2020-11-06 18:54 hhh-fpga 阅读(522) 评论(0) 推荐(0)
摘要:本文主要讲述:在使用nios平台的eclipse时,遇到的常见问题。 使用nios的版本:18.1. 一、Nios 遇到内存不足的情况: 1、右键选择BSP工程-选择popertise-选择NIOS II BSP popertise,取消support C++... 阅读全文
posted @ 2020-11-06 18:47 hhh-fpga 阅读(256) 评论(0) 推荐(0)
摘要:8B10B编码表可以查看链接:https://blog.csdn.net/weixin_36590806/article/details/109822204 本文就说下我自己对8B/10B的理解; 8b/10b最常见的是应用于光纤通讯和LVDS信号的。... 阅读全文
posted @ 2020-11-05 19:23 hhh-fpga 阅读(2910) 评论(0) 推荐(0)
摘要:本文主要讲述的是 modelsim与debussy的联合仿真。 前提:已经安装好 modelsim和debussy软件。 步骤: 1、将Debussy安装目录下share\PLI\modelsim_pli54\WINNT\novas.dll拷贝到 questa... 阅读全文
posted @ 2020-11-05 18:44 hhh-fpga 阅读(503) 评论(0) 推荐(0)
摘要:编写一个同步ram。 一个简单的同步ram。 Module ram#( Parameter WIDTH = 32; Parameter DEPTH =1024; )( Input i_clk, Input [WIDTH-1:0] i_wr_data, Inpu... 阅读全文
posted @ 2020-11-03 19:04 hhh-fpga 阅读(440) 评论(0) 推荐(0)
摘要:同步fifo,不考虑地址full,empty,cnt等非组要信号。 可用于考试时,现场编写的代码。 Module fifo # ( Parameter FIFO_WIDTH =32, Parameter FIFO_DEPTH =16, )( Input i... 阅读全文
posted @ 2020-11-03 19:01 hhh-fpga 阅读(176) 评论(0) 推荐(0)