2017年3月24日
摘要: 1 SerDes SerDes是英文SERializer(串行器)/DESerializer(解串器)的简称。它是一种时分多路复用(TDM)、点对点的通信技术,即在发送端多路低速并行信号被转换成高速串行信号,经过传输媒体(光缆或铜线),最后在接收端高速串行信号重新转换成低速并行信号。这种点对点的串行通信技术充分利用传输媒体的信道容量,减少所需的传输信道和器件引脚数目,从而大大降低通信成本。 Se... 阅读全文
posted @ 2017-03-24 17:26 dzcql 阅读(9636) 评论(0) 推荐(1) 编辑
  2017年2月8日
摘要: 原文链接:http://www.mr-wu.cn/cadence-allegro-specify-gerber-drill-output-path/ Allegro生成Gerber数据时,默认会保存在与pcb文件相同目录路径下,Gerber数据本身就会生成好几个文件,然后与pcb文件,log文件,临时文件等混杂在一起,不易整理打包Gerber数据,更好地做法是将Gerber数据生成到指定目录,提交... 阅读全文
posted @ 2017-02-08 19:20 dzcql 阅读(187) 评论(0) 推荐(0) 编辑
摘要: 原文链接:http://www.mr-wu.cn/cadence-allegro-solved-out-of-date-shapes/ 当你经过几十个小时的艰苦奋战,终于把板子布完,而当你兴冲冲准备出Gerber文件丢给板厂打样,尽早结束噩梦时,却发现Allegro报错"Dynamic shapes are out of date; please update them. Check for ou... 阅读全文
posted @ 2017-02-08 19:14 dzcql 阅读(1373) 评论(0) 推荐(0) 编辑
摘要: 原文链接:http://www.mr-wu.cn/cadence-allegro-fanout-via-in-pad/ 如何将via打在焊盘中间,用Allegro可以很方便的实现。 1. 选择菜单栏"Route"->"Create Fanout" 2. 在右侧"options"栏选择合适的via,并设置"Via Direction"为"Via In Pad" 3. 在"Find"栏设置... 阅读全文
posted @ 2017-02-08 19:02 dzcql 阅读(337) 评论(0) 推荐(0) 编辑
  2017年2月6日
摘要: 原文链接:http://www.mr-wu.cn/how-to-disable-or-enable-display-of-shape-fill-in-allegro-pcb/ Cadence Allegro 画完PCB 铺完铜箔(覆铜)后,如果需要再对PCB进行布线检查或调整,总感觉那些shape好碍眼,Allegro 的铺铜 shape 能否设置得像 pads 一样,默认只显示铺铜边框或者... 阅读全文
posted @ 2017-02-06 11:43 dzcql 阅读(1055) 评论(0) 推荐(0) 编辑
摘要: 原文链接:http://www.mr-wu.cn/cross-probing-between-orcad-capture-and-allegro/ 激活OrCAD与Allegro的交互程序 1. 打开原题图,Options->Preference在Miscellaneous里勾选 2. 同时打开OrCAD原理图设计界面及Allegro PCB Design界面。在Allegro... 阅读全文
posted @ 2017-02-06 10:32 dzcql 阅读(496) 评论(0) 推荐(0) 编辑
摘要: 原文链接:http://www.mr-wu.cn/cadence-allegro-infinite-cursor/ 使用大十字光标,在摆放元器件时,容易对齐。在allegro中,可以通过设置实现大十字光标,其具体方法如下: 1、选择Setup->User Perferences,即可出现如下图所示界面: 2、选择Display->Cursor,里面有个pcb_cursor可选菜单... 阅读全文
posted @ 2017-02-06 10:27 dzcql 阅读(364) 评论(0) 推荐(0) 编辑
  2017年1月20日
摘要: 原文链接:http://download.eeworld.com.cn/detail/%E5%B8%B8%E8%A7%81%E6%B3%BD1/8623 一、PCB布线设计1 在当今激烈竞争的电池供电市场中,由于成本指标限制,设计人员常常使用双面板。尽管多层板(4层、6层及8层)方案在尺寸、噪声和性能方面具有明显优势,成本压力却促使工程师们重新考虑其布线策略,采用双面板。在本文中,我们将讨论自动布... 阅读全文
posted @ 2017-01-20 00:27 dzcql 阅读(609) 评论(0) 推荐(1) 编辑
  2017年1月19日
摘要: 在设计中,布局是一个重要的环节。布局结果的好坏将直接影响布线的效果,因此可以这样认为,合理的布局是PCB设计成功的第一步。 布局的方式分两种,一种是交互式布局,另一种是自动布局,一般是在自动布局的基础上用交互式布局进行调整,在布局时还可根据走线的情况对门电路进行再分配,将两个门电路进行交换,使其成为便于布线的最佳布局。在布局完成后,还可对设计文件及有关信息进行返回标注于原理图,使得PCB板中的有关... 阅读全文
posted @ 2017-01-19 23:25 dzcql 阅读(442) 评论(0) 推荐(0) 编辑
  2017年1月18日
摘要: 所谓覆铜,就是将 PCB 上闲置的空间作为基准面,然后用固体铜填充,这些铜区又称为灌铜。敷铜的意义在于:减小地线阻抗,提高抗干扰能力;降低压降,提高电源效率;与地线相连,还可以减小环路面积。也出于让 PCB 焊接时尽可能不变形的目的,大部分 PCB 生产厂家也会要求 PCB 设计者在 PCB 的空旷区域填充铜皮或者网格状的地线,敷铜如果处理的不当,那将得不赏失,究竟敷铜是"利大于弊"还是"... 阅读全文
posted @ 2017-01-18 15:37 dzcql 阅读(503) 评论(0) 推荐(0) 编辑