2016年5月17日
摘要: 用户I/O:通用输入输出引脚。 配置管脚: MSEL[1:0] 用于选择配置模式,比如AS、PS等。 DATA0 FPGA串行数据输入,连接到配置器件的串行数据输出管脚。 DCLK FPGA串行时钟输出,为配置器件提供串行时钟。 nCSO(I/O)FPGA片选信号输出,连接到配置器件的nCS管脚。 阅读全文
posted @ 2016-05-17 21:14 dennyTao 阅读(4065) 评论(0) 推荐(1) 编辑