2012年5月8日

由IIC引出的Open_Drain(开漏)问题

摘要: 问题一:在控制摄像头的SCCB时,SDA必须接一个上拉电阻,不然的话输出肯定为0。问题二:在DE2摄像头中有这么一句代码,wire I2C_SDAT=SDO?1'bz:0 ;为什么SDO为1时,输出的为高阻,而非高电平呢。由这两个问题我们就引出了OD电路的问题。其实我们的IIC使用的是Open_Drain架构。推挽与开漏漏极直接输出,不接上拉电阻。如果对于场效应管印象不深,理解为普通三级管好理解:就是集电极开路。参考资料:A:先来说说集电极开路输出的结构。集电极开路输出的结构如图1所示,右边的那个三极管集电极什么都不接,所以叫做集电极开路(左边的三极管为反相之用,使输入为“0”时,输出 阅读全文

posted @ 2012-05-08 21:01 宕夏 阅读(3610) 评论(0) 推荐(1) 编辑

VGA时序及其原理(转)

摘要: 本文前面部分转自刘强:http://www.cnblogs.com/spartan/archive/2011/08/16/2140546.html 显示器扫描方式分为逐行扫描和隔行扫描:逐行扫描是扫描从屏幕左上角一点开始,从左像右逐点扫描,每扫描完一行,电子束回到屏幕的左边下一行的起始位置,在这期间,CRT对电子束进行消隐,每行结束时,用行同步信号进行同步;当扫描完所有的行,形成一帧,用场同步信号进行场同步,并使扫描回到屏幕左上方,同时进行场消隐,开始下一帧。隔行扫描是指电子束扫描时每隔一行扫一线,完成一屏后在返回来扫描剩下的线,隔行扫描的显示器闪烁的厉害,会让使用者的眼睛疲劳。 完成一行扫. 阅读全文

posted @ 2012-05-08 18:18 宕夏 阅读(1089) 评论(1) 推荐(1) 编辑

转载一篇关于“clock skew”的文章

摘要: ASIC 設計中的 CLOCK SKEW 問題在一顆IC晶片裏頭,任何一條路徑的信號延遲時間(SIGNAL DELAY),都是由兩種不同的成份所構成:邏輯閘所造成的延遲(GATE EDALY)和繞線長短所引起的延遲(WIRE DELAY)。兩者在全部的路徑延遲(PATG DELAY)中所佔的比例,因製程不同而有所改變。大致而言,微米以上的製程(1.0um以上)PATH DELAY= GATE DELAY+WIRE DELAY 繞線延遲所佔的比例甚低,所以在系統模擬的過程中,有時甚至可以被忽略,PRE-SIM(只計算邏輯閘延遲)和POST-SIM(包含繞線延遲)的結果幾乎完全一樣。但在次微米的製 阅读全文

posted @ 2012-05-08 08:15 宕夏 阅读(1523) 评论(0) 推荐(1) 编辑

导航