不枉初心,砥砺前行

皮皮祥的博客

欢迎留言,评论

导航

2022年5月9日 #

串口、COM口、UART口, TTL、RS-232、RS-485区别详解

摘要: 串口、COM口、UART口, TTL、RS-232、RS-485区别详解 1、串口、COM口是指的物理接口形式(硬件)。而TTL、RS-232、RS-485是指的电平标准(电信号)。 2、接设备的时候,一般只接GND RX TX。不会接Vcc或者+3.3v的电源线,避免与目标设备上的供电冲突。 3、 阅读全文

posted @ 2022-05-09 19:36 皮皮祥 阅读(512) 评论(0) 推荐(0)

RS485协议与RS232协议的区别?为什么可以实现多点通信?

摘要: 在嵌入式系统中经常会应用到很多通讯协议,如:RS232协议、RS485协议、轻量级TCP/IP协议、LoRa和Zigbee等多种协议,本篇文章和大家分享一下嵌入式开发中最为常用的RS232和RS485的区别(单片机开发中也经常使用到) 介绍 RS232是1970年由美国电子工业协会(EIA)联合贝尔 阅读全文

posted @ 2022-05-09 18:06 皮皮祥 阅读(1444) 评论(0) 推荐(0)

IO输出,上拉下拉电阻,图腾柱,线与

摘要: 在讲上拉下拉之前先,先讲讲什么是强1强0,高阻态,弱1弱0; 图一 如图可见:所谓强1,就是output直接接到vcc上,这样可以保证output后的器件的高电平识别门限,输出电平逻辑可以保证为1;同理,强0,就是直接接地,这样可以保证输出电平逻辑可以保证为0;高阻态即处于断开状态;(如果两个开关同 阅读全文

posted @ 2022-05-09 18:01 皮皮祥 阅读(840) 评论(0) 推荐(1)

setup time和hold time的周期问题(slack)

摘要: 为什么计算setup time的slack时需要考虑加周期,hold time时不需要? 总结一: 因为计算setup time时,由于存在数据传输data delay,Launch edge与Capture edge并不对应时钟信号source clock的同一个时钟沿,因此需要考虑加周期。单时钟 阅读全文

posted @ 2022-05-09 17:09 皮皮祥 阅读(902) 评论(0) 推荐(0)

建立保持时间计算公式

摘要: 笔者这段时间在找工作中发现,关于时序分析的基础概念,时序关系表达式及时序违例计算几乎是每个IC/FPGA岗位笔试面试的必考内容。就此,从建立保持时间裕量出发,夯实基础。本文主要是对之前转载博客【时序约束学习笔记1】Vivado入门与提高--第12讲 时序分析中的基本概念和术语 做一些总结和个人理解。 阅读全文

posted @ 2022-05-09 16:59 皮皮祥 阅读(1267) 评论(0) 推荐(0)

FPGA中几个基本的重要的时序分析参数介绍(fmax\tsu\th\tco\tpd)

摘要: FPGA中几个基本的重要的时序分析参数介绍(fmax\tsu\th\tco\tpd) FPGA中的几个基本的重要的时序分析参数: fMAX(最大时钟频率):在不违背内部建立时间tsu和保持时间th要求下可以达到的最大时钟频率; tSU(时钟建立时间):在寄存器的时钟信号已经在时钟引脚建立之前,经由数 阅读全文

posted @ 2022-05-09 16:14 皮皮祥 阅读(1233) 评论(0) 推荐(0)

时序裕量

摘要: (1)时序裕量 裕量(Slack)是实际所用时间和设计所需时间的差值,表示设计是否满足时序的一个称谓:正的Slack表示满足时序(时序的裕量),负的Slack表示不满足时序(时序的欠缺量)。Slack分为建立时间裕量和保持时间裕量。 图1.1 时序的基本概念图(1) 图1.2 时序的节本概念图(2) 阅读全文

posted @ 2022-05-09 16:08 皮皮祥 阅读(518) 评论(0) 推荐(0)

FPGA之如何进行时序分析和约束

摘要: 请问intra-clock path 和inter-clock paths两个的区别是什么?分别针对的是什么类型的时序不满足? 下图是其中一条不满足的时序,请问如何定位解决?步骤是怎样的? 答: intra-clock path: 同一个时钟域下的路径分析 inter-clock paths: 跨时 阅读全文

posted @ 2022-05-09 16:03 皮皮祥 阅读(1574) 评论(0) 推荐(1)

Zynq UltraScale+MPSoC与zynq-7000区别

摘要: Zynq UltraScale+MPSoC是Xilinx推出的第二代多处理SoC系统,在第一代Zynq-7000的基础上做了全面升级。 一、概述Zynq UltraScale+MPSoC系列器件共有四个大的系列,分别是CG系列、EG系列和EV系列,其中EG系列和EV系列提供汽车级和军品级器件。 相较 阅读全文

posted @ 2022-05-09 15:16 皮皮祥 阅读(4442) 评论(0) 推荐(0)

FPGA之DMA简介

摘要: 1、DMA(Direct Memory Access,直接内存存取) 是所有现代电脑的重要特色,它允许不同速度的硬件装置来沟通,而不需要依赖于CPU的大量中断负载。否则,CPU需要从来源把每一片段的资料复制到暂存器,然后把它们再次写回到新的地方。在这个时间中,CPU对于其他的工作来说就无法使用。 2 阅读全文

posted @ 2022-05-09 14:05 皮皮祥 阅读(4104) 评论(0) 推荐(0)

FPGA中软核和固核和硬核的区别

摘要: 从IP核的提供方式上,通常将其分为软核、固核和硬核这3类。从完成IP核所花费的成本来讲,硬核代价最大; 从使用灵活性来讲,软核的可复用使用性最高。与软核实现方式相比,硬核可以把功耗降低5~10 倍, 节约将近90% 的逻辑资源。 软核(Soft IP Core) : 软核在EDA 设计领域指的是综合 阅读全文

posted @ 2022-05-09 10:17 皮皮祥 阅读(835) 评论(0) 推荐(0)