08 2018 档案
摘要:在FPGA设计中,经常要对外部输入的信号捕捉上升沿。 在某些设计中,外部输入信号为方波信号,由比较器输出。 如上图,比较器输出方波后,电路设计欠佳,产生抖动,下降沿产生毛刺,如果FPGA逻辑设计不好,容易在方波下降沿时再次捕捉到上升沿。 在电路无法更改的情况下,只能更改FPGA逻辑设计,过滤毛刺。
阅读全文
摘要:在FPGA高速采集中,除了外部的AD芯片之外,最重要的是运放,因为必须将微小信号放大后才能进入AD,转换出数字信号。 运放设计如上图,外部输入微小电流信号,通过电阻R1取电,转换为电压,请注意R1阻值,以与信号源进行阻抗匹配。 C1和R2组成高通滤波器,滤除不需要的高频信号。 电位器R4和电阻R3、
阅读全文
摘要:FPGA以计算速度快、资源丰富、可编程著称,之前一直应用于高速数字信号领域和ASIC验证。随着逻辑资源的丰富和编程工具的改进,FPGA在机器学习和硬件加速上得到越来越多的重视,目前数据中心已经大量采用,大数据、云计算领域逐步采用FPGA器件。但是除了这些对计算能力和逻辑资源要求很高的应用,市面上还有
阅读全文
摘要:2018年上半年对于中国半导体行业而言是多事之秋,发生了几件让国人深入思考的大事。我作为IC产业的逃兵,最近也在思考很多的问题,包括资本市场、集成电路行业和研究所的一些不成熟的想法。 2008年进入华中科技大学电子系,中科院半导体所毕业后进入联发科从事手机芯片开发(没错,就是卖的不怎么好的X30)。
阅读全文
摘要:在实际设计中,由于外部阻容复位时间短,可能无法使FPGA内部复位到理想的状态,所以今天介绍一下网上流行的复位逻辑。 在基于verilog的FPGA设计中,我们常常可以看到以下形式的进程: 信号rst_n用来对进程中所用变量的初始化,这个复位信号是十分重要的,如果没有复位,会导致一些寄存器的初始值变得
阅读全文
摘要:你还没听过FPGA?那你一定是好久没有更新自己在企业级IT领域的知识了。今天笔者就和大家聊聊何为FPGA?FPGA主要应用场景是什么?有人说FPGA是替代传统CPU和GPU的未来,你信吗? FPGA全称现场可编程门阵列(Field-Programmable Gate Array),最初作为专用集成电
阅读全文
摘要:FPGA到最后自然是规模越来越大,编译时间越来越长。解决问题的方法通常来说应该从工具和设计入手。 先把模块分好,port上能用REG隔离最好,尽量切断跨模块的组合逻辑。把一个模块的大小控制在中度规模,调试时一个模块一个模块来,调通的模块都用edf网表代替,节省综合时间。 在P&R阶段,看模块的功能,
阅读全文
摘要:仿真是FPGA设计中必不可少的一步。没有仿真,就没有一切。仿真是一个单调而繁琐的工作,很容易让人产生放弃或者偷工减料的念头。这时一定要挺住!仿真分为单元仿真、集成仿真、系统仿真。 单元仿真:针对每一个最小基本模块的仿真。单元仿真要求代码行覆盖率、条件分支覆盖率、表达式覆盖率必须达到100%!这三种覆
阅读全文
摘要:锁存器latch,在数字电路中经常遇到,它和触发器FF有着本质的区别。 这里为读者介绍FPGA中避免锁存器的方法。 在组合逻辑进程中,if语句一定要有else。并且所有的信号都要在if的所有分支中被赋值。 在组合逻辑进程中,if语句一定要有else。并且所有的信号都要在if的所有分支中被赋值。 al
阅读全文
摘要:7月25日,由中国电子报与深圳投资推广署共同举办的“第六届(2018)中国FPGA产业发展论坛”在深圳召开。 作为四大通用集成电路芯片之一,FPGA(现场可编程门阵列)的重要性与CPU、存储器、DSP齐平。特别是在云计算、大数据、人工智能、工业互联网等技术成为电子信息产业新热点之际,FPGA在这些领
阅读全文
摘要:对于FPGA来说,要尽可能避免异步设计,尽可能采用同步设计。同步设计的第一个关键,也是关键中的关键,就是时钟树。一个糟糕的时钟树,对FPGA设计来说,是一场无法弥补的灾难,是一个没有打好地基的大楼,崩溃是必然的。 具体设计细则: 1)尽可能采用单一时钟; 2)如果有多个时钟域,一定要仔细划分,千万小
阅读全文
摘要:FPGA SoC通过融合FPGA和ASIC两者的元件,跨越了灵活性和性能之间的界限。但随着它们进入高安全性、任务关键型市场,它们也面临着与标准SoC相同的问题,包括在日益复杂的器件中快速传输越来越多的数据,以及在验证和调试中可能出现的一切棘手的问题。 FPGA SoC是一种混合器件,随着芯片制造商和
阅读全文
摘要:一段时间以来,MathWorks一直主张使用Matlab和Simulink开发工具进行基于模型的设计,因为好的设计技术使您能够在更短的时间内开发更高质量的复杂软件。基于模块的设计采用了数学和可视化的方法,通过整个开发过程中使用的系统级建模(从初始设计到设计分析,仿真,自动代码生成、开发和验证)来开发
阅读全文
摘要:FPGA对DC-DC精度的要求不断提升 FPGA厂商不断采用更先进的工艺来降低器件功耗,提高性能,同时FPGA对供电电源的精度要求也越加苛刻,电压必须维持在非常严格的容限内,如果供电电压范围超出了规范的要求,就有会影响到FPGA的可靠性,甚至导致FPGA失效。 无论是Intel (Altera)FP
阅读全文
浙公网安备 33010602011771号