摘要: TW9912视频转换芯片使用 TW9912是Intersil(后被瑞萨收购)生产的一款实现模拟视频信号转为数字视频信号的芯片,对于隔行或者逐行输入的视频信号该芯片均支持逐行输出bt.656形式的8bit(4:2:2)数字视频信号。 芯片封装图如下: 1、输入通道引脚YIN0~YIN3与CIN0~CI 阅读全文
posted @ 2020-06-15 19:07 VagueCheung 阅读(1600) 评论(0) 推荐(0) 编辑
摘要: BT.656视频信号解码 BT.656协议标准 ITU-R BT.601和ITU-R BT.656是ITU-R(国际电信联盟)制定的标准。严格来说ITU-R BT.656是ITU-R BT.601的一个子协议。 两种协议区别在于: ITU-R BT.601 16位数据传输;Y、U、V信号同时传输,是 阅读全文
posted @ 2020-06-15 18:53 VagueCheung 阅读(3557) 评论(9) 推荐(0) 编辑
摘要: 在图像处理过程中通常需要会对图像类型进行互相转换,在此给出两种转换的工程代码。 1、在将ycbCr422转rgb时,通常先将ycbcr422转换成ycbcr444再讲ycbcr444转成rgb 1.1 ycbcr422转换成ycbcr444 `timescale 1ns/1nsmodule ZYP_ 阅读全文
posted @ 2020-06-15 16:28 VagueCheung 阅读(3020) 评论(0) 推荐(0) 编辑
摘要: VDMA实用配置说明 VDMA是通过AXI Stream协议对视频数据在PS与PL端进行搬运,开发者无需关注AXI Stream协议,在BlockDesign设计中只需要把相应信号进行连接即可。 VDMA配置有两个选项 1、 Basic: 选择地址位宽32bit 或者64bit; FrameBuff 阅读全文
posted @ 2020-05-16 12:06 VagueCheung 阅读(4942) 评论(7) 推荐(0) 编辑
摘要: 由于Verilog/Vhdl没有计算exp指数函数的库函数,所以在开发过程中可利用cordic IP核做exp函数即e^x值; 但前提要保证输入范围在(-pi/4—pi/4) 在cordic核中e^x = sinh + cosh所以在配置cordic时点选sinh and cosh即可 如下图: i 阅读全文
posted @ 2019-03-07 15:00 VagueCheung 阅读(3838) 评论(0) 推荐(1) 编辑
摘要: Vivado2017.2 中BRAM版本为 Block Memory Generator Specific Features 8.3 BRAM IP核包括有5种类型: Single-port RAM 单端口RAM Simple Dual-port RAM 简单双端口RAM(A写数据B读数据) Tru 阅读全文
posted @ 2019-03-07 14:38 VagueCheung 阅读(9225) 评论(0) 推荐(0) 编辑
摘要: Vivado xilinx fft9.0 使用笔记: ****注 仿真实测1024点的转换需要经过1148个时钟周期才能得到转换结果; 模块配置信号含义请参考pg109文档手册(写的贼烂会看晕),不详细说明; 一、查找fft IP核按如下几图配置可实现正确的fft转换结果: 配置1个转换通道;转换数 阅读全文
posted @ 2019-02-18 11:57 VagueCheung 阅读(7409) 评论(0) 推荐(0) 编辑