12 2018 档案
摘要:Allegro PCB Design GXL (legacy) version 16.6-2015 “人有失足,马有失蹄”。 像这个电位器的封装的Pin 6,在制作Padstack时,因没有添加SOLDERMASK_TOP、SOLDERMASK_BOTTOM这两个层。 加上出Gerber后没有仔细检
阅读全文
摘要:记一些小事。 一、材料及工具:电源座DC-005、热熔胶、废弃PCB、锡线、导线、电烙铁、热风枪(或打火机、热熔胶枪) 二、使用热熔胶将电源座粘在一起。两个电源座之间垫一块废弃的PCB,防止两者距离过窄,导致多个插头插入时互相干涉。 三、使用电烙铁将电源座的引脚分别焊接在一起。 四、OK
阅读全文
摘要:Allegro PCB Design GXL (legacy) version 16.6-2015 一、菜单:Tools > Reports... 二、在“Available Reports (Double click to select)”中,找到“Placed Component Report”
阅读全文
摘要:Allegro PCB Design GXL (legacy) version 16.6-2015 启用slide命令之后,单击鼠标右键,取消“Enhanced Pad Entry”即可。
阅读全文
摘要:OrCAD Capture CIS 16.6 一、选择设计文件;菜单:Tools > Bill of Materials... 二、Bill of Materials > Open in Excel (✔) > OK 三、这是默认情况下导出的BOM,但是这里没有元器件PCB Footprint,怎么
阅读全文
摘要:Altium Designer (17.0) 例如,打印输出Top Overlay,Keep-Out Layer 1、先选择PCB文件,在单击按键Print Preview... 2、在预览区单击鼠标右键,选择Configuration... 3、选中不需要的层(按住Ctrl,单击鼠标左键,可以多选
阅读全文

浙公网安备 33010602011771号