Altera和Synopsys合作,为ASIC设计提供Nios II处理器内核

字号:        | 打印 发布: 2007-11-14 11:53    作者: webmaster    来源: Altera资讯    查看: 767次

新的DesignWare Star IP为处理器设计提供了更多的芯片选择

20071114号,北京——Altera公司(NASDAQ: ALTR)Synopsys有限公司(NASDAQ: SNPS)今天宣布Altera流行的Nios® II处理器内核通过DesignWare® Star IP提供许可给客户使用这一新品扩展了Altera现有的FPGAHardCopy®结构化ASIC产品供给,帮助Nios II用户将设计移植到标准单元ASICNios II处理器内核是应用最广泛的FPGA处理器,其客户群有5,000多家电子设备生产商,包括世界上排名靠前的OEM

Lionic公司总裁Eric Lu评论说:多年以来我们一直在ASIC中采用Nios II处理器来开发产品。我们非常欢迎AlteraSynopsys公司的这一新品,它结合了针对ASIC进行优化的Nios II处理器内核、所有支持的DesignWare IP,以及Synopsys公司同类最佳的设计和仿真工具,保证了我们产品的质量,使我们能够在最短的时间内将产品推向市场。

德国埃尔兰根Fraunhofer集成电路研究所IC数字系统设计部主任Karlheinz Ronge评论说:我们在很多FPGA应用工程中采用了AlteraNios II处理器内核。除了FPGA和结构化ASIC,我们还可以通过Synopsys公司,在标准单元ASIC中使用Nios II处理器,进一步扩大了这一功能强大而又灵活的处理器内核在我们大批量产品中的应用。

通过DesignWare Star IP,设计人员可以使用一流Star IP供应商开发的高性能处理器和DSP内核。利用在设计重用、知识产权(IP)封装方法以及设计流程上的核心能力,Synopsys公司面向ASIC应用提供可配置、完全可综合的Nios II处理器内核。设计人员可以在代工线和工艺技术中使用该内核。结合可重用内核和Synopsys一流的工具、支持和设计服务组合,以及关键的芯片系统IP构建模块,Synopsys公司为设计人员提供了可靠的基于Nios II处理器的ASICASSP实施方案。

Altera亚太区高级市场总监梁乐观说:Nios II处理器内核是应用最广泛的FPGA处理器,而客户希望有更多的芯片实施方案选择。我们的通用Nios II处理器内核与Synopsys公司功能强大的ASIC IP和设计相结合,为满足客户需求提供了强大的解决方案。

Synopsys公司服务和IP营销高级总监John Koeter说:AlteraSynopsys互相合作,在DesignWare Star IP program中加入了Nios II处理器内核,进一步扩展了该内核的ASIC客户基础和应用。现在,设计人员可以在业界标准ASIC设计流程中充分发挥Nios II的可配置和可更新优势,只通过Synopsys公司就能够满足自己在ASIC IP、支持和服务上的需求。

供货信息