• 博客园logo
  • 会员
  • 众包
  • 新闻
  • 博问
  • 闪存
  • 赞助商
  • HarmonyOS
  • Chat2DB
    • 搜索
      所有博客
    • 搜索
      当前博客
  • 写随笔 我的博客 短消息 简洁模式
    用户头像
    我的博客 我的园子 账号设置 会员中心 简洁模式 ... 退出登录
    注册 登录
灵魂画师白桦山
博客园 | 首页 | 新随笔 | 新文章 | 联系 | 订阅 订阅 | 管理

2019年10月17日

verilog 模块练习
摘要: 加法器 乘法器 比较器 锁存器 触发器 寄存器 移位寄存器 计数器 乘法器 分频电路 状态机 编解码 FIFO 边沿检测电路 MUX SRAM 阅读全文
posted @ 2019-10-17 17:20 二院灵魂师 阅读(162) 评论(0) 推荐(0)
 
Verilog day5
摘要: 011.什么是竞争冒险? 冒险现象 在信号传输与状态变换时会发生的延迟(Delay)。事实上,由于这些延迟,当输入信号发生变化时,其输出信号不能立即跟随输入信号的变化而变化,而是经过一段过渡时间后才能达到原先所期望的状态,从而可能产生瞬间的错误输出,造成逻辑功能的瞬时紊乱。这种现象被称为逻辑电路的“ 阅读全文
posted @ 2019-10-17 15:30 二院灵魂师 阅读(285) 评论(0) 推荐(0)
 
verilog day4
摘要: 010.说明代码中w1和 w2对应电路的具体区别: wire [2:0] val; wire w1 = val > 0; wire w2 = val >= 0; 阅读全文
posted @ 2019-10-17 14:47 二院灵魂师 阅读(139) 评论(0) 推荐(0)
 
verilog day3
摘要: 005.十进制转换为二进制编码:127,-127,127.375,-127.375 006.画出CMOS三态缓冲器的电路原理图,解释一下高阻态。 007.什么是open-drain output? 计算机系统的各部件模块(Module)及芯片(Chip)通常挂接在系统总线(System bus)上, 阅读全文
posted @ 2019-10-17 14:30 二院灵魂师 阅读(221) 评论(0) 推荐(0)
 
verilog day2
摘要: 003.解释一下Vih,Vil,Vol,Voh,Vt。 004.什么是原码,反码,补码,符号-数值码。以4bit为例,给出各自表示的数值范围。 原码:带符号数的符号数值码表示,又称作原码,用二进制数位串的最高有效位(MSB)作为符号位,0表示正号(Plus),1表示负号(Minus),其余较低位表示 阅读全文
posted @ 2019-10-17 14:25 二院灵魂师 阅读(154) 评论(0) 推荐(0)
 
verilog day1
摘要: 001:画出CMOS的电路图: 002:反相器的速度与那些因素有关?什么是转换时间和传播延迟? 传播延迟:由于PN结上储存电荷的积累和消散都需要时间,因此MOS管由导通到截至或由截止到导通也需要时间。电路中寄生电容和负载电容的影响,也使得输出波形总是滞后于输入波形,这个延迟时间成为传播延迟(prop 阅读全文
posted @ 2019-10-17 14:20 二院灵魂师 阅读(110) 评论(0) 推荐(0)
 
 

公告


博客园  ©  2004-2025
浙公网安备 33010602011771号 浙ICP备2021040463号-3