03 2018 档案
摘要:FPGA设计中,层次结构设计和复位策略影响着FPGA的时序。在高速设计时,合理的层次结构设计与正确的复位策略可以优化时序,提高运行频率。 设计中,合理的层次结构是我们所追求的。 划分时,按照逻辑分区将设计划分成相应的功能模块。这种层次结构提供便于在层次边界寄存输出的方法,从而限制特定模块的关键路径。
阅读全文
摘要:CAN总线位仲裁技术 只要总线空闲,任何单元都可以开始发送报文。 要对数据进行实时处理,就必须将数据快速传送,这就要求数据的物理传输通路有较高的速度。在几个站同时需要发送数据时,要求快速地进行总线分配。 如果2 个或2 个以上的单元同时开始传送报文,那么就会有总线访问冲突。通过使用识别符的位形式仲裁
阅读全文
摘要:过载帧 过载帧与主动错误帧具有相同的格式。但是,过载帧只能在帧间间隔产生,因此可通过这种方式区分过载帧和错误帧(错误帧是在帧传输时发出的)。过载帧由两个字段组成,即过载标志和随后的过载定界符。过载标志由6 个显性位和紧随其后的其他节点产生的过载标志构成(而主动错误标志最多包含12个显性位)。过载定界
阅读全文
摘要:远程帧 通常,数据传输是由数据源节点(例如,传感器发出数据帧)自主完成的。但也可能存在目标节点向源节点请求发送数据的情况。要做到这一点,目标节点需发送一个远程帧,其中的标识符应与所需数据帧的标识符相匹配。随后,相应的数据源节点会发送一个数据帧以响应远程帧请求。远程帧与数据帧存在两点不同: 1)远程帧
阅读全文
摘要:中国FPGA市场及人才需求 如今毕业生的就业问题十分严峻,特别是计算机专业的毕业生。通过对FPGA目前发展情况的分析和市场岗位的调查,结合高职高专生在FPGA岗位的定位,制定相应的教学计划,使高职高专计算机专业毕业生在FPGA行业的求职中能达到企业的要求。 首先说说FPGA是什么: FPGA(Fie
阅读全文
摘要:在扩展CAN 数据帧中,紧随SOF 位的是32 位的仲裁字段。仲裁字段的前11 位为29 位标识符的最高有效位(Most Significant bit,MSb)(基本lD) 。紧随这11 位的是替代远程请求(Substitute Remote Request, SRR)位,定义为隐性状态。SRR位
阅读全文
摘要:物联网——物联网提供了计算机感知和控制物理世界的接口和手段,它们负责采集数据、记忆、分析、传送数据、交互、控制等等。摄像头和相机记录了关于世界的大量的图像和视频,麦克风记录语音和声音,各种传感器将它们感受到的世界数字化等等。这些传感器,就如同人类的五官,是智能系统的数据输入,感知世界的方式。而大量智
阅读全文
摘要:CAN总线是一种串行数据通信协议,其通信接口中集成了CAN协议的物理层和数据链路层功能,可完成对通信数据的成帧处理,包括位填充、数据块编码、循环冗余检验、优先级判别等项工作。 CAN总线结构 CAN总线规范采用了ISO-OSI(Open System Interconnection Referenc
阅读全文
摘要:CAN总线的应用 1、汽车制造中的应用 应用CAN总线,可以减少车身布线,进一步节省了成本,由于采用总线技术,模块之间的信号传递仅需要两条信号线。布线局部化,车上除掉总线外其他所有横贯车身的线都不再需要了,节省了布线成本。CAN总线系统数据稳定可靠,CAN总线具有线间干扰小、抗干扰能力强的特点。CA
阅读全文
摘要:废除传统的站地址编码,代之以对通信数据块进行编码,可以多主方式工作; 采用非破坏性仲裁技术,当两个节点同时向网络上传送数据时,优先级低的节点主动停止数据发送,而优先级高的节点可不受影响继续传输数据,有效避免了总线冲突; 采用短帧结构,每一帧的有效字节数为8个,数据传输时间短,受干扰的概率低,重新发送
阅读全文
摘要:基本概念 CAN 是Controller Area Network 的缩写(以下称为CAN),是ISO国际标准化的串行通信协议。在汽车产业中,出于对安全性、舒适性、方便性、低公害、低成本的要求,各种各样的电子控制系统被开发了出来。由于这些系统之间通信所用的数据类型及对可靠性的要求不尽相同,由多条总线
阅读全文
摘要:和SERDES应用相关的高速系统PCB设计注意事项如下: (1)微带(Microstrip)和带状线(Stripline)布线。 微带线是用电介质分隔的参考平面(GND或Vcc)的外层信号层上的布线,这样能使延迟最小;带状线则在两个参考平面(GND或Vcc)之间的内层信号层布线,这样能获得更大的容抗
阅读全文
摘要:下面简单举例SERDES的FPGA在通信和消费领域高速系统中的应用,从而扩展我们的视野。限于主旨和篇幅,所述内容不能深入,希望有兴趣的读者参考阅读网站上相关的文章。Altera Stratix GX支持的高速标准以及参数特性如图所示。 AlteraStratix GX支持的高速标准以及参数特性 St
阅读全文
摘要:StratixIV内嵌DPA电路的基本结构 Altera DPA电路特点如下。 可以放松高速接口对时钟到数据通道和数据通道之间对Skew的严格要求。 最高支持1.6Gbit/s应用。 专用硬件DPA 电路实现连续采样、时钟对齐等功能。 CDR为可选功能。 AlteraStratix II DPA电路
阅读全文
摘要:在FPGA中,动态相位调整(DPA)主要是实现LVDS接口接收时对时钟和数据通道的相位补偿,以达到正确接收的目的。ALTERA的高端FPGA,如STRATIX(r) 系列中自带有DPA电路,但低端的FPGA,如CYCLONE(r)系列中是没有的。下面介绍如何在低端FPGA中实现这个DPA的功能。 实
阅读全文
摘要:抖动、容忍度与功耗 前面我提到SERDES的最终性能要用传输速率和传输距离考核。使用眼图可以形象化地衡量SERDES的收发性能,但是更为精确的参数化衡量手段是抖动(Jitter)、容忍度(Tolerance)和功耗(Power)。 抖动是衡量系统发送一致性和稳定性的指标。常用形态有峰一峰值和平均值两
阅读全文
摘要:在目前主流厂商的高端FPGA 中都集成了SERDES(串并收发单元)硬核,如Altera的Stratix IV GX器件族内部集成的SERDES单通道支持600Mbit/s到8.5Gbit/s数据熟率,而Stratix IV系列器件族还集成支持150Mbit/s到1.6Mbit/s的高速差分信号接口
阅读全文
摘要:Nios系统的所有外设都是通过Avalon总线与Nios CPU相接的,Avalon总线是一种协议较为简单的片内总线,Nios通过Avalon总线与外界进行数据交换。 Avalon总线接口分类 可分为两类:Slave和Master。slave是一个从控接口,而master是一个主控接口。slave和
阅读全文
摘要:任何芯片要工作,必须满足一个温度范围,这个温度是指硅片上的温度,通常称之为结温(junction temperature)。 ALTERA的FPGA分为商用级(commercial)和工业级(induatrial)两种,商用级的芯片可以正常工作的结温范围为0~85摄氏度,而工业级芯片的范围是-40~
阅读全文
摘要:在传统的概念中,芯片工艺的改进将会带来性能的提高,成本的降低。同时,由于芯片内核电压的降低,其所消耗的功耗也随之降低,这一点到0.13um时代也是正确的。 但是在工艺进入90nm时代,甚至于以后的40nm或更小的工艺,出现了一点反常,芯片功耗将显著提高。 由于40nm工艺的内核电压进一步降低,电压降
阅读全文
摘要:特性阻抗:又称“特征阻抗”,它不是直流电阻,属于长线传输中的概念。在高频范围内,信号传输过程中,信号沿到达的地方,信号线和参考平面(电源或地平面)间由于电场的建立,会产生一个瞬间电流,如果传输线是各向同性的,那么只要信号在传输,就始终存在一个电流I,而如果信号的输出电平为V,在信号传输过程中,传输线
阅读全文
摘要:在业界流行的PCB设计方法中,电源和地都采用独立的平面实现,而且它们都是面对面放置的。在理想情况下,两个平面之间构成一个纯粹的电容,平面之间对交流信号来说是短路的,平面之间的交流阻抗为0,任何流经两个平面之间的瞬态电流都不会给电源地平面带来噪声波动。 但事实上却不是这么简单。一对平面在低频下可以作为
阅读全文
浙公网安备 33010602011771号