上一页 1 ··· 8 9 10 11 12 13 14 15 16 ··· 24 下一页
摘要: 相位phei = 2*pi*f*d*sind(theta),因此理论上来讲测向的算法都可以用来测频。 ESPRIT:Estimating signal parameters viarotational invariance techniques,中文为旋转因子不变法。 ESPRIT用于测频: ESP 阅读全文
posted @ 2017-07-14 15:18 LeeLIn。 阅读(9949) 评论(1) 推荐(2) 编辑
摘要: 一、均匀圆阵(UCA, Uniform Circular Array)的MUSIC算法 假设一个半径为R的M元均匀圆阵的所有阵元均位于坐标系X-Y平面内,第k-1个阵元坐标为,第i个窄带信号波长为,来波方向为,如图1,则第k-1个阵元到圆心(即原点)的波程差为: 均匀圆阵 存在P个入射信号均匀圆阵的 阅读全文
posted @ 2017-07-13 22:46 LeeLIn。 阅读(12466) 评论(0) 推荐(5) 编辑
该文被密码保护。 阅读全文
posted @ 2017-07-11 06:21 LeeLIn。 阅读(14) 评论(0) 推荐(0) 编辑
摘要: 前言 Xilinx系列、ISE环境中,设计复杂工程时全局时钟系统的设计显得尤为重要。 一、时钟网络与全局缓冲 在XilinxFPGA中,时钟网络分为两类:全局时钟网络和I/O区域时钟网络。以全铜工艺实现的全局时钟网络,加上专用时钟缓冲与驱动结构,从而可使全局时钟到达芯片内部所有的逻辑可配置单元,且I 阅读全文
posted @ 2017-07-06 14:09 LeeLIn。 阅读(3840) 评论(0) 推荐(0) 编辑
摘要: 前言 主要是PLL、DCM: PLL,即锁相环。是 FPGA 中的重要资源。由于一个复杂的 FPGA 系统往往需要多个不同频率,相位的时钟信号。所以,一个 FPGA 芯片中 PLL 的数量是衡量 FPGA 芯片能力的重要指标。FPGA 的设计中,时钟系统的 FPGA 高速的设计极其重要。 DCM(d 阅读全文
posted @ 2017-07-06 10:07 LeeLIn。 阅读(1856) 评论(0) 推荐(0) 编辑
该文被密码保护。 阅读全文
posted @ 2017-07-05 10:42 LeeLIn。 阅读(3) 评论(0) 推荐(0) 编辑
该文被密码保护。 阅读全文
posted @ 2017-07-05 07:33 LeeLIn。 阅读(5) 评论(0) 推荐(0) 编辑
摘要: Edit → language templates : 打开即可查看基本语法。 一、xilinx中的约束文件 1、约束的分类 利用FPGA进行系统设计常用的约束主要分为3类。 (1)时序约束:主要用于规范设计的时序行为,表达设计者期望满足的时序条件,知道综合和布局布线阶段的优化算法等。 (2)布局布 阅读全文
posted @ 2017-07-01 12:47 LeeLIn。 阅读(4864) 评论(0) 推荐(2) 编辑
摘要: 问题1:.lic无法打开 打开:C:\Xilinx\14.6\ISE_DS\ISE\lib\nt64 思路是这样: 将libPortability.dll重命名(加尾缀.orig,意思是original,就是保存原文件) 将libPortabilityNOSH.dll复制粘贴,并将该副本重命名为li 阅读全文
posted @ 2017-06-25 22:50 LeeLIn。 阅读(475) 评论(0) 推荐(0) 编辑
摘要: 作者:桂。 时间:2017-06-24 11:07:40 链接:http://www.cnblogs.com/xingshansi/p/7039237.html 前言 Verilog是硬件描述语言,不算FPGA的核心部分,以前没有接触过,找了本书翻看一下(《Verilog数字系统设计教程第三版》), 阅读全文
posted @ 2017-06-24 16:09 LeeLIn。 阅读(2056) 评论(0) 推荐(6) 编辑
上一页 1 ··· 8 9 10 11 12 13 14 15 16 ··· 24 下一页