摘要: https://blog.csdn.net/uiojhi 新地址 阅读全文
posted @ 2019-07-19 22:37 Paul安 阅读(273) 评论(0) 推荐(0) 编辑
摘要: 1、set & unset 2、$ & [] 3、" " & { } 双引号和花括号将多个单词组织成一个参数,也是一种替换操作。如果花括号是用做替换操作,则它会阻止内部的嵌套替换,如果花括号用做界限符,如过程定义时用做界限过程体时,不阻止替换操作,其他还有 if 条件语句、循环语句、 switch 阅读全文
posted @ 2018-08-23 11:31 Paul安 阅读(760) 评论(0) 推荐(0) 编辑
摘要: 都是一些细节性问题,放在一起记忆,一问一答的形式,有任何问题欢迎文章上方微博讨论,多思多想。 1、What makes the difference between Run time and CPU time? Run time is the time it takes for the task t 阅读全文
posted @ 2018-08-16 16:21 Paul安 阅读(2408) 评论(0) 推荐(0) 编辑
摘要: 把看到的关于存储的一些东西整理一下,有些话来自于网友,所以还是那句话,看到的人要带着自己的思考去看,记住尽信书不如无书,fighting!!! 一、基本概念 最熟悉的两个词语应该是RAM与ROM,RAM(Random Access Memory)的全名为随机存取记忆体,它相当于PC机上的移动存储,用 阅读全文
posted @ 2018-08-13 17:27 Paul安 阅读(8409) 评论(0) 推荐(0) 编辑
摘要: USB(Universal Serial Bus)全称通用串口总线,USB为解决即插即用需求而诞生,支持热插拔。USB协议版本有USB1.0、USB1.1、USB2.0、USB3.1等,USB2.0目前比较常用,USB是主从模式的结构,设备与设备之间、主机与主机之间不能互连,为解决这个问题,扩大US 阅读全文
posted @ 2018-08-13 16:48 Paul安 阅读(4737) 评论(0) 推荐(0) 编辑
摘要: 摄像头DVP与MIPI区别 PCB设计 1. PCB的布局工作首要考虑的是高速芯片的摆放,其次还赢注意当遇到模数混合电路时,系统的模拟部分和数字部分应该进行严格划分。高速信号线应布置得尽量短;又基于放置干扰和噪声的原则,系统的模拟部分和数字部往往分开放置。 2. PCB 图布线时应首先确定的主要参数 阅读全文
posted @ 2018-08-12 16:56 Paul安 阅读(1257) 评论(0) 推荐(0) 编辑
摘要: FPGA逻辑代码重要的是理解其中的时序逻辑,延时与各种时间的记忆也是一件头疼的事,这里把我最近看到的比较简单的几类总结起来,共同学习。 一、平均传输延时 平均传输延时 二、开启时间与关闭时间 开启时间与关闭时间 三极管Td 延迟时间 Tr上升时间 合称开启时间 三极管Ts存储时间 Tf下降时间 合称 阅读全文
posted @ 2018-08-12 15:48 Paul安 阅读(6233) 评论(0) 推荐(0) 编辑
摘要: ATE:ATE是Automatic Test Equipment的缩写,根据客户的测试要求、图纸及参考方案,采用MCU、PLC、PC基于VB、VC开发平台,利用TestStand&LabVIEW和JTAG/Boundary Scan等技术开发、设计各类自动化测试设备。 BIST:BIST是在设计时在 阅读全文
posted @ 2018-08-06 18:03 Paul安 阅读(12997) 评论(0) 推荐(0) 编辑
摘要: 随着深亚微米工艺技术日益成熟,集成电路芯片的规模越来越大。数字IC从基于时序驱动的设计方法,发展到基于IP复用的设计方法,并在SOC设计中得到了广泛应用。在基于IP复用的SoC设计中,片上总线设计是最关键的问题。为此,业界出现了很多片上总线标准。其中,由ARM公司推出的AMBA片上总线受到了广大IP 阅读全文
posted @ 2018-07-31 15:40 Paul安 阅读(14936) 评论(2) 推荐(4) 编辑
摘要: 总线(BUS,即公共汽车,数据的公共传输路线)分类的方式有很多,如被分为外部和内部总线、系统总线和非系统总线等等,下面是几种最常用的分类方法。另外,总线的传输核心思想是多路复用:时分多路复用-TDMA/频分多路复用-FDMA/码分多路复用-CDMA。 (1) 片总线(Chip Bus, C-Bus) 阅读全文
posted @ 2018-07-22 15:57 Paul安 阅读(1935) 评论(0) 推荐(0) 编辑