摘要: 问题 iic进行数据传输时,是高电平采样,还是上升沿采样? https://www.eda365.com/forum.php?mod=viewthread&tid=138687&page=1#pid1090025 概述 IIC是Inter-Integrated Circuit的缩写,是一种两线接口, 阅读全文
posted @ 2020-05-29 17:08 Pent° 阅读(735) 评论(0) 推荐(0) 编辑
摘要: 按键消抖原因 使用机械弹性开关,当机械触点闭合/断开时,由于机械触点的弹性作用,一个按键开关在闭合时不会马上稳定的接通,在断开时也不会马上断开。而是会在闭合/断开的瞬间伴随一连串的抖动,为避免这种现象带来的问题,需要进行按键消抖。 硬件消抖 在按键个数较少时可以使用硬件方法消除抖动。下图所示为使用R 阅读全文
posted @ 2020-05-27 17:50 Pent° 阅读(2450) 评论(0) 推荐(1) 编辑
摘要: 时钟约束相关概念 建立时间Tsetup:时钟有效沿到来之前,数据需要保持稳定的时间,否则触发器无法锁存数据。 保持时间Thold:在时钟有效沿到来之后,数据需要保持稳定的时间,否则触发器无法锁存数据。 亚稳态semi-stable state:在数据的建立时间和保持时间中对信号进行采样,导致输出无法 阅读全文
posted @ 2020-05-26 16:34 Pent° 阅读(6579) 评论(0) 推荐(2) 编辑
摘要: 系统层次划分: DC中每个设计由6个设计物体组成,分别为:design,cell,port,pin,net和clock。 当前设计为TOP,Port和Pin是与当前设计相关的一对概念,如果当前设计改变,相应的port和pin也会不同。 综合的流程 定义库 DC启动时会启动.synopsys_dc.s 阅读全文
posted @ 2020-05-25 22:25 Pent° 阅读(1700) 评论(0) 推荐(0) 编辑
摘要: 逻辑综合 定义: 将RTL源代码转换成门级网表,将HDL语言描述的电路转换为工艺库器件构成的网络表的过程。在综合过程中,优化进程尝试完成库单元的组合,是组合成的电路能最好的满足设计的功能、时序和面积的要求。 逻辑综合组成: 电路的综合一般分为三个步骤,分别是转化(Translation)、逻辑优化( 阅读全文
posted @ 2020-05-25 15:03 Pent° 阅读(3387) 评论(0) 推荐(2) 编辑
摘要: 待补充 阅读全文
posted @ 2020-05-25 14:21 Pent° 阅读(227) 评论(0) 推荐(0) 编辑
摘要: 内容: 定点数 浮点数 浮点数特殊情况处理 定点数转浮点数(待补充) 参考文献 定点和浮点都表示有理数 1、定点数 定义 定点数与十进制数类似,有部分位表示整数部分,其余位表示小数部分,有一个位于整数和小数位之间隐含的二进制小数点。 下图为一个带小数的二进制表达式,在b)中隐含的小数点被表示出来,c 阅读全文
posted @ 2020-05-22 12:59 Pent° 阅读(360) 评论(1) 推荐(0) 编辑
该文被密码保护。 阅读全文
posted @ 2020-05-13 23:02 Pent° 阅读(0) 评论(0) 推荐(0) 编辑
摘要: 内容: 1、GPU计算神经网络加速原理 2、脉动阵列计算神经网络原理 3、谷歌TPU架构 4、脉动阵列 参考文献 1、GPU计算神经网络加速原理 GPU实现神经网络加速优化的关键方式是并行化与矢量化,一种最常见的GPU加速神经网络的模式为通用矩阵相乘(General Matrix Multiply) 阅读全文
posted @ 2020-05-05 21:23 Pent° 阅读(1562) 评论(0) 推荐(0) 编辑
摘要: 内容: 静态时序分析的概念与目的 与时钟相关的时序特性 静态时序分析(Statistic) https://blog.csdn.net/u013668469/article/details/98033000 时钟sdc 静态时序分析的概念和目的 时序路径与关键路径 时序路径:是一个点到另一个点的数据 阅读全文
posted @ 2020-04-24 17:09 Pent° 阅读(1994) 评论(0) 推荐(0) 编辑